티스토리 뷰
목차
반응형
Latch는 level sensitive(level trigger) 소자이며 비동기식이다.
flip-flop은 edge sensitive( edge trigger)소자이며 synchronous이다.
이 두 logic은 sequential circuit인데 이는 입력 및 현재 상태에 따라 출력 및 다음 상태가 결정되는 논리회로를 의미한다.
이 sequential circuit을 구성하기 위해서 래치와 플립플롭이 기억소자로 동작하며 unit을 이룬다.
Latch | Flip-Flop | |
작동방식 | asynchronous | synchronous |
입출력 | Level Sensitive | Edge Sensitive |
속도 | 빠름(Clk X) | 상대적으로 느림 |
transparent 특성을 가져 단독으로 사용하기 어려운 소자는 Latch
Latch는 입력신호가 바로 출력신호로 전해지기 때문에 glitch와 같은 noise에 취약하다.
즉, enable이 1일 때, 신호가 노이즈를 일으켰다면 의도치 않은 노이즈 신호가 그대로 전달된다.
Flip-flop은 입력 신호의 glitch에 영향을 받지 않는다.
반응형
'반도체 공정 및 설계 > ASIC 설계' 카테고리의 다른 글
CTS (Clock Tree Synthesis) (0) | 2024.04.12 |
---|---|
Setup / Hold (violation fix?) (0) | 2024.04.12 |
target library와 link library? ASIC에서 library란? (0) | 2023.07.25 |
ASIC에서 DEF와 LEF / RTL과 netlist ? (0) | 2023.07.24 |
ASIC & IP (0) | 2022.12.27 |